Ingénieur Chercheur en Conception de circuits numériques pour le décodage d'erreurs quantiques H/F
Description du poste
Venez participer à une aventure scientifique passionnante : la révolution de l’ordinateur quantique !
Le calcul quantique a le potentiel de révolutionner notre façon de résoudre des problèmes liés aux enjeux sociétaux de notre siècle. Ce poste s’inscrit au cœur de l’enjeu de conception d’un ordinateur quantique.
Le laboratoire est engagé dans le développement d'architectures matérielles pour le décodage de codes correcteurs d’erreur nécessaire au passage à l’échelle des calculateurs quantiques. Ce décodage est une opération coûteuse et la réalisation d’un décodeur matériel efficace est un challenge que vous devrez relever.
Pour répondre à ses missions, le laboratoire recherche un(e) ingénieur(e)-chercheur(se) en Conception de circuits numériques.
1. Vous participerez à la rédaction de spécifications de blocs matériels existants et nouveaux, ainsi que la spécification de leur intégration.
2. Vous participerez à la conception des circuits numériques en réalisant des blocs en RTL (SystemVerilog ou VHDL) afin de viser une implémentation sur FPGA.
3. Vous effectuerez des simulations avec un simulateur numérique (Questa). En fonction de vos connaissances, vous pourrez participer à la validation de cette architecture sous FPGA.
4. Vous développerez des environnements de test des blocs matériels existants et nouveaux.
Votre travail se fera en étroite collaboration avec les équipes de développement matériel et de développement du logiciel, au sein d’une équipe projet d’ingénieurs-chercheurs CEA et en relation avec des partenaires industriels et/ou académiques, en France ou en Europe en particulier.
Des déplacements et missions seront possibles pour des salons et conférences ou chez nos partenaires.
Profil du candidat
Le profil recherché est celui d'un Ingénieur de formation, junior ou avec quelques années d’expérience.
Vous devrez maîtriser les domaines suivants :
1. Maîtrise des langages de description matériel tels que SystemVerilog, Verilog ou VHDL
2. Maîtrise de la méthodologie de vérification d’un bloc matériel.
3. Familiarité avec les outils de simulation numériques tels que QuestaSim ou Xcelium
4. Bases solides en Unix (bash, Make, etc.) et des langages de script (Perl, Python)
5. Connaissance des outils de gestion de version (GIT…)
Des connaissances des domaines suivants seraient un plus, même si elles sont facultatives :
1. Connaissances des outils de synthèse logique pour FPGA (Vivado de Xilinx)
2. Bases en traitement du signal et électronique analogique
Vous avez la capacité à travailler en équipe, tout en faisant preuve d'une bonne autonomie dans les tâches au quotidien. Vous possédez un esprit curieux, avide de challenges techniques, et êtes capable d'appréhender et de résoudre des problèmes complexes.
Votre méthode de travail est rigoureuse : vous présentez un esprit de synthèse, ainsi qu'une volonté d'amélioration continue des méthodes et outils utilisés par le laboratoire.
La maîtrise de l'anglais est indispensable.
Conformément aux engagements pris par le CEA en faveur de l'intégration des personnes en situation de handicap, cet emploi est ouvert à toutes et à tous.
Localisation du poste
France, Auvergne-Rhône-Alpes, Isère (38)
Formation recommandée
Microélectronique - Conception de circuits numériques
Référence
2025-35016
Description de la Direction
Le DSCIN a pour mission de faire émerger et transférer vers l'industrie des solutions soutenables de calcul matériel, logiciel et des outils innovants, au service des enjeux sociétaux et technologiques.
Description de l'unité
Le Laboratoire Systèmes-sur-puce et Technologies Avancées (LSTA) a pour mission d'étudier, concevoir et implémenter des architectures de calcul multicœurs et des accélérateurs haute performance.
#J-18808-Ljbffr
En cliquant sur "JE DÉPOSE MON CV", vous acceptez nos CGU et déclarez avoir pris connaissance de la politique de protection des données du site jobijoba.com.