Job Description
Au sein de la Direction d'Ingénierie Avionique de Massy, vous êtes responsable de la vérification de FPGA complexes embarqués sur des calculateurs aéronautiques (DO-254 DAL A).
Vos activités couvrent le cycle de vérification des FPGA, la définition et conception des bancs de test ainsi que l'amélioration des méthodologies de vérification. En relation directe avec l'équipe projet (architectes et ingénieurs produit, responsable de lot, concepteurs carte, développeurs logiciel), vous pourrez être amené à prendre en charge le pilotage technique d'une équipe de vérification.
Complementary Description
Vos missions principales sont :
- Participer à la rédaction des exigences pour s'assurer de leur vérifiabilité,
- Spécifier les différentes stratégies de vérification (virtuelle et sur cible),
- Spécifier et développer les moyens de test
- Développer ou modifier des modules VHDL ou SystemVerilog permettant de vérifier la conformité du design aux exigences,
- Réaliser les différents tests aux bornes du FPGA sur carte électronique,
- Rédiger la documentation associée à vos activités dans le respect du process interne,
- Respecter nos guides techniques métier,
- Gérer en configuration l'ensemble des données dont vous avez la responsabilité,
- Respecter les coûts et délais définis avec le projet,
- Participer aux différentes revues (audits de certification DO-254),
- Assurer le pilotage technique des activités dont vous avez la responsabilité ainsi que l'encadrement technique de l'équipe de vérificateurs FPGA associée (interne ou externe),
- Assurer un compte-rendu régulier au management sur l'avancement des activités,
- Participer ou piloter l'amélioration continue des méthodologies de vérification.
Job Requirements
De formation BAC+5 Ingénieur-e en électronique, vous bénéficiez d'une expérience permettant de satisfaire à un ou plusieurs critères suivants :
- Maitrise du cycle en V,
- Architecture, Conception et Développement de systèmes FPGA en VHDL (dans un contexte DO-254 est un avantage),
- Mise en place de la stratégie de vérification FPGA, virtuelles et physiques (dans un contexte DO-254 est un avantage),
- Description en langage HDL Verilog (SystemVerilog de préférence). La mise en œuvre de méthodes évoluées en vérification (couverture fonctionnelle par covergroup ou assertion ou UVM par exemple),
- Mise en œuvre de techniques innovantes pour réaliser des vérifications sur cible.
Vous bénéficiez d'un esprit d'analyse et de synthèse. Vous êtes force de proposition, autonome, dynamique, rigoureux-se, vous avez une aisance relationnelle et appréciez le travail en équipe, alors ce poste est fait pour vous !
En cliquant sur "JE DÉPOSE MON CV", vous acceptez nos CGU et déclarez avoir pris connaissance de la politique de protection des données du site jobijoba.com.